首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 测试测量 > 应用于芯片测试平台的Virtex-6 GTX收发器设计

应用于芯片测试平台的Virtex-6 GTX收发器设计

资料介绍
在计算机和工业系统中,芯片与芯片经常需要进行高速的数据交换,而高速串行I/O迅速取代传统的并行I/O正成为业界的趋势。随着数据传输速率的提高,并行I/O接口面临着诸多挑战,如信号延时、接口数据的对齐、引脚过多以致PCB布线困难等。千兆位(Multi-Gigabit)串行I/O最主要的优势是速度,以本文使用的XC6VLX240T FPGA为例,其GTX单通道速率为600Mbps至6.6Gbps,单片FPGA具有20个GTX收发器,可以实现总带宽为200Gbps的输入和输出。此外,串行接口采用差分信号受噪声影响小,引脚数少从而简化PCB版图设计,具有更好的电磁兼容和更低的成本。目前除DDR内存外,其他计算机并行I/O基本被串行I/O接口取代。
应用于芯片测试平台的Virtex-6 GTX收发器设计
本地下载

评论