新闻中心

EEPW首页 > 嵌入式系统 > 设计应用 > 更新传统接口――串行RapidIO交换器的应用优势

更新传统接口――串行RapidIO交换器的应用优势

作者:时间:2010-03-03来源:网络收藏
EMIF64 是由 Texas Instruments 开发的一款专利,在业内多年,反响良好。但是,EMIF64 现正用于从未尝试的 DSP 至 DSP 连接等。本文阐述了与以相同有效带宽运行的 器相比,采用 FPGA 的八端口 EMIF64 器具有的优缺点。

本文引用地址:http://www.amcfsurvey.com/article/152069.htm

EMIF 标准是一种成熟、稳定的并行外部存储器,且已在许多中证明大有益处。但其能力仅限于主机,且需要昂贵的 CPU 中断服务程序,以便将系统内其他主机的数据传入设备。支持 EMIF 可能还需要庞大的软件开销(取决于数据传输的大小及频率)。图 1 所示的是的EMIF 应用示例,通过CPU 中断+ EDMA 方法从 CR ASIC 传至 DSP 的传输形式。


通过选择 等先进的系列接口,可实现诸多一般优点:
* 可配置性及性能 C 以 1.25、2.5 及 3.125Gb的速率支持每个链接,且可支持多达八个 4x链接或十六个 1x 链接。具有确定性及低延时的特点,且提供无阻塞矩阵架构。


* 控制 C RapidIO 具有可配置的 CPU 中断控制、支持错误管理及通过性能监控统计支持拥塞控制等特点。它还提供用于硬件错误恢复的 CRC 处理。


* 软件支持 C 纳入硬件终止端点从而实现较低的软件开支。另外,RapidIO 只要求低水平的配置及功能支持,同时提供高度抽象的信息传递 API。它还具有 CPU 开销无需由传输数据的大小决定(例如通过少量控制讯息)的优点。


图2显示与图1相同的应用,而在实施时采用 RapidIO。采用此方法而不选择 EMIF64 的具体优点可概述为以下几点:


* 灵活性 CEMIF64 的局限性包括:它不是一个开放式标准接口,且其带宽限于 8Gb/s 半双工。另外,它并非可扩展的解决方案。相反,串行 RapidIO 具有开放式标准接口、带宽可扩展至高达 20Gb/s 及可扩展架构。



上一页 1 2 下一页

评论


相关推荐

技术专区

关闭