新闻中心

EEPW首页 > 模拟技术 > 设计应用 > 高速面阵CCD KAI-01050功率驱动电路的设计方案(二)

高速面阵CCD KAI-01050功率驱动电路的设计方案(二)

作者:时间:2013-10-31来源:网络收藏

2.4 电子快门驱动电路

   为防止强光溢出提供一种结构可实现溢出保护和曝光时间可调节。溢出保护功能通过加在器件衬底的直流电压来实现,若足够大的电压脉冲(峰值为29~40 V)加到衬底,所有光电二极管内电荷被抽空,随后开始光积分阶段,实现电子快门功能。

   的电子快门电压要求如图4所示,要求加到衬底上的直流电压为VSUB,VSUB 的典型值为VAB,每个芯片VAB可能不同,标注在的包装上,为5~15 V之间的值,在电子快门期间衬底上的电压瞬间变为VES(电压值为29~40 V),电压脉冲的最小宽度为1 μs.如果采用通常的CCD 驱动电路,很难实现这样高电压、窄脉冲信号,为此设计采用两个互补高速三极管轮流开关工作来实现高压脉冲电子快门信号的驱动。原理如图5所示电路,此电路中暂设VAB为8 V.

  高速面阵CCD KAI-01050功率驱动电路的设计方案(二)

  首先时序发生单元的时序信号经过电容C1和C2耦合到两个电阻钳位端,两个电阻R1 和R2 用于把电容耦合过来的信号钳位到固定的电平。这样产生的两个信号就用于控制两个开关三极管的导通与截止。两个互补的三极管的集电极接在一起作为开关输出。当加在Q2基极的控制信号向上摆动时,三极管Q2就会导通,而这时加在Q1 基极的信号恰处在高电平期间,因而三极管Q1截止,所以输出到负载C3的信号为低电平。同理,当加在Q2基极的控制信号为低电平时,三极管Q2截止,而这时加在Q1基极的信号恰以高电平向下摆动,因而三极管Q1导通,所以输出到负载C3的信号为高电平。

  因此,这两个三极管组成的电路为反相驱动电路。驱动电路输出经电容C3 耦合到D1 的钳位电路,D1 的作用是将输出信号的低电平钳位到VSUB(本电路中取值为8 V)。经钳位电路后产生最后的电子快门信号。

  电子快门功率驱动电路

  利用Cadence软件集成PSpice工具对图5所示的电路进行仿真,仿真的输入波形高脉冲宽度选择为电子快门要求的最小宽度1 μs.为看到仿真波形的细节,输入波形的周期(为电子快门的周期,在实际使用中为可调周期)选择较短的20 μs.钳位电压VSUB 取值为8 V,可以取5~15 V 之间的任何值,实际中以CCD 器件包装上标注的VAB值为准。CCD电子快门输入管脚的等效负载电容为400 pF,为验证此电路驱动能力是否满足要求,此电路中加如了容值为400 pF 的C4模拟CCD的等效电容负载。仿真结果如图6所示。

  电子快门功率驱动电路仿真波形

  图中下方曲线为输入波形,上方曲线为输出波形。

  由输出波形可知,高脉冲宽度与输入一致,未出现失真,低电平为8 V,高电平为34 V,满足29 V≤VES≤40 V的要求。

3 实验测试

  根据以上原理,设计了 的驱动电路,并进行了测试。图7为水平转移时钟的测试波形图,驱动信号频率为40 MHz,幅值-4~0 V,上升沿与下降沿时间仅为1.8 ns左右,符合CCD驱动时序要求。

  水平转移时钟的测试波形图

  三电平转移时钟和电子快门信号波</span


上一页 1 2 下一页

关键词: CCD KAI-01050 功率驱动

评论


相关推荐

技术专区

关闭