新闻中心

EEPW首页 > 模拟技术 > 设计应用 > 高速面阵CCD KAI-01050功率驱动电路的设计方案(二)

高速面阵CCD KAI-01050功率驱动电路的设计方案(二)

作者:时间:2013-10-31来源:网络收藏
src="http://www.elecfans.com/uploads/allimg/131028/0939293R0-10.jpg">

  图8 为三电平垂直转移时钟和电子快门是驱动信号波形,图中上面是三电平转移时钟信号,低电平为-9 V,中间电平0 V,高电平12 V;下面波形为电子快门信号,常态电平为6.9 V左右,在计数器计数到需要曝光的时序位置时,输出一个脉冲宽度不小于1 μs的29~40 V脉冲(相机设计值为32 V)。这两个信号其上升沿下降沿时间都很陡峭,满足驱动时序的要求。

  4 结语

  本文首先介绍了 驱动信号的特点,分析了其电路的设计难点,基于本方案设计的重点和难点进行了各种 信号电路的设计,并对部分电路进行仿真,验证了设计的合理性。本设计方案已经加工成产品,经实验验证,各部分电路满足 的功率驱动要求,在四通道输出模式下,帧频可达120 f/s,充分验证了该方案的合理性。


上一页 1 2 下一页

关键词: CCD KAI-01050 功率驱动

评论


相关推荐

技术专区

关闭